pld计数器高位灭零,计数器高低位怎么排列
大家好,今天小编关注到一个比较有意思的话题,就是关于pld计数器高位灭零的问题,于是小编就整理了1个相关介绍pld计数器高位灭零的解答,让我们一起看看吧。
八人表决电路设计原理?
总体设计:每人2个开关(同意、签到,签到不同意即为反对),输出3个灯(通过、否决、再议)。
实现方法:
1、组合电路:16变量3输出组合逻辑设计,计算量太大,不嫌烦就慢慢算。
2、时序电路:两个8路可预置移位寄存器(通过、签到),锁存投票状态后移位输出至2个计数器,通过数大于3亮通过灯,签到数小于6亮再议灯,亮灯都不亮就亮否决灯。
3、逻辑阵列:用pld、gal都行,16路输入3路输出,编好逻辑写进去就行,就是不知道老师会不会咬你。
到此,以上就是小编对于pld计数器高位灭零的问题就介绍到这了,希望介绍关于pld计数器高位灭零的1点解答对大家有用。
[免责声明]本文来源于网络,不代表本站立场,如转载内容涉及版权等问题,请联系邮箱:83115484@qq.com,我们会予以删除相关文章,保证您的权利。转载请注明出处:http://www.onosokkii.com/post/40176.html